欢迎光临中艺试验机官方网站!
中艺试验机
全国免费咨询热线

0514-86439798

热门搜素:

TD-LTE测试仪表关键模块的研究与实现

更新日期:2011-12-21      [ 关 闭 ]     系统定时(TIMER)是整个系统重要的模块。主要功能是以系统时钟122.88 MHz为基准,对LTE系统的帧以及时隙定时。一方面通过发送子帧中断和帧中断信号控制DSP子帧以及帧的发送;另一方面要对FPGA中的DDR2 SDRAM进行控制,进而完成对TX模块的控制,以保证基带信号的发送满足标准中的规定。
2.1.5 中频、射频模块
    TX模块后的数据进入中频,在中频进行IQ调制,之后对IQ调制后的数据进行CIC插值,以122.88 MHz的D/A采样速率输出,在频域上将信号调制到中心频率为30.72 MHz,带宽为所需的相应带宽。在射频(RF)中,进行混频操作,将数据调到2.4 GHz的载波上。之后通过天线发送数据。
2.2 硬件实现中的优化方案
2.2.1 系统设计优化
    由于基带信号的发送需要满足多种带宽的需求,相应的子载波数和子载波映射的位置都会不同,因此本系统中提出了将DSP的控制信息通过I2C总线传到FPGA中,这样FPGA收到控制信息后,在McBSP_READ模块中进行相应的子载波映射操作,并将映射后的数据送到RAM中。
    同时无线帧的发送也要满足相应的上下行链路配置,如表3所示。FPGA通过I2C总线接收DSP的控制信息后,控制TX模块进行相应的发送控制。
2.2.2 存储资源优化
    由于IFFT连续变换后的数据量很大,如果用RAM存储数据,则会占用很多的FPGA逻辑资源,而基带板中DDR2 SDRAM空间很大。故在本系统中,IFFT变换后通过MIG接口将数据导入DDR2 SDRAM中,这样可以节省很多逻辑资源,DDR2 DRAM存储模型如图6所示。之后通过系统定时(TIMER)对DDR2 SDRAM的数据读取进行控制,将数据发送到TX模块中。